平码五不中公式规律
  • / 13
  • 下载费用:30 金币  

一种IGZO薄膜晶体管的GOA电路及显示装置.pdf

关 键 ?#21097;?/dt>
一种 IGZO 薄膜晶体管 GOA 电路 显示装置
  专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
摘要
申请专利号:

CN201611262910.2

申请日:

2016.12.30

公开号:

CN106683631A

公开日:

2017.05.17

当前法律状态:

授权

有效性:

有权

法?#19978;?#24773;: 授权|||实质审查的生效IPC(主分类):G09G 3/36申请日:20161230|||公开
IPC分类号: G09G3/36 主分类号: G09G3/36
申请人: 深圳市华星光电技术有限公司
发明人: 石龙强; 陈书志
地址: 518132 广东省深圳市光明新区塘明大道9-2号
优?#28909;ǎ?/td>
专利代理机构: 深圳翼盛智成知识产权事务所(普通合伙) 44300 代理人: 黄威
PDF完整版下载: PDF下载
法律状态
申请(专利)号:

CN201611262910.2

授权公告号:

||||||

法律状态公告日:

2018.06.22|||2017.06.09|||2017.05.17

法律状态类型:

授权|||实质审查的生效|||公开

摘要

本发明提供一种IGZO薄膜晶体管的GOA电路及显示装置,该GOA电路包括多个级联的GOA单元,设N为正整数,第N级所述GOA单元包括一上拉控制单元、一上拉单元、一下拉单元、一下拉维持单元、一下传单元、一自举电容、第一恒压负电平电源与第二恒压负电平电源,其中,所述第一恒压负电平电源分别与所述下拉维持单元和所述下拉单元连接,所述第二恒压负电平电源与所述下拉维持单元连接,所述第一恒压负电平信号与所述第二恒压负电平信号的电位均小于所述IGZO薄膜晶体管阈值电位。本发明解决了IGZO薄膜晶体管的阈值电压容易为负值,导致GOA电路失效的问题。

权利要求书

1.一种IGZO薄膜晶体管的GOA电路,其特征在于,包括多个级联的GOA单元,设N为正整
数,第N级所述GOA单元包括:
一上拉控制单元,用于控制本级扫描线的扫描驱动信号处于高电平状态;
一上拉单元,用于拉升本级扫描线的扫描驱动信号;
一下拉单元,用于拉低本级扫描线的扫描驱动信号;
一下拉维持单元,用于生成本级扫描线的低电平的扫描驱动信号;
一下传单元,用于输出本级的级传信号;
一自举电容,用于生成本级扫描线的低电平或高电平的扫描驱动信号;
第一恒压负电平电源,用于提供第一恒压负电平信号;
第二恒压负电平电源,用于提供第二恒压负电平信号;
其中,所述第一恒压负电平电源分别与所述下拉维持单元和所述下拉单元连接,所述
第二恒压负电平电源与所述下拉维持单元连接。
2.根据权利要求1所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述第二恒压负电
平电源输出电平的电位小于所述第一恒压负电平电源输出电平的电位。
3.根据权利要求1所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述第一恒压负电
平信号与所述第二恒压负电平信号的电位均小于所述IGZO薄膜晶体管的阈值电位。
4.根据权利要求1所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述上拉控制单元
包括第一薄膜晶体管、第二薄膜晶体管及第三薄膜晶体管;其中,
所述第一薄膜晶体管的源极与第n-4级的级传信号输入端ST(n-4)或开启信号输入端
连接,其漏极分别与所述第二薄膜晶体管和所述第三薄膜晶体管的源极连接,其栅极与所
述第三薄膜晶体管的栅极连接;
所述第二薄膜晶体管的的漏极与本级的扫描驱动信号输出端连接,其栅极连接第一节
点;
所述第三薄膜晶体管的漏极与所述第一节点连接,其栅极输入与第n-4级的级传信号
输入端ST(n-4)或开启信号输入端连接。
5.根据权利要求4所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述下传单元包括
第四薄膜晶体管,所述第四薄膜晶体管的源极输入本级的时钟信号,其漏极与本级的级传
信号输出端连接,其栅极与所述第一节点连接。
6.根据权利要求4所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述上拉单元包括
第五薄膜晶体管,所述第五薄膜晶体管的源极输入本级的时钟信号,其漏极与本级的扫描
驱动信号输出端连接,其栅极与所述第一节点连接。
7.根据权利要求4所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述下拉单元包括
第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管与
第十一薄膜晶体管,其中,
所述第六薄膜晶体管的栅极与所述第一节点连接,其漏极与本级的扫描驱动信号输出
端连接,其源极分别与所述第七薄膜晶体管的源极和所述第八薄膜晶体管的漏极连接;
所述第七薄膜晶体管的漏极与本级的扫描驱动信号输出端连接,其源极与所述第八薄
膜晶体管的漏极连接,其栅极与所述第八薄膜晶体管的栅极连接;
所述第八薄膜晶体管的源极与所述第一恒压负电平电源连接,其栅极与第N+4级的扫
描驱动信号输出端连接;
所述第九薄膜晶体管的漏极与所述第一节点连接,其源极与所述第十薄膜晶体管的漏
极连接,其栅极与所述第三薄膜晶体管的的栅极连接;
所述第十薄膜晶体管的栅极与第N+4级的扫描驱动信号输出端连接,其源极与所述第
一恒压负电平电源连接;
所述第十一薄膜晶体管的栅极与所述第一节点连接,其漏极与本级的扫描驱动信号输
出端连接,其源极与所述第十薄膜晶体管的漏极连接。
8.根据权利要求4所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述下拉维持单元
包括第十二薄膜晶体管、第十三薄膜晶体管、第十四薄膜晶体管、第十五薄膜晶体管、第十
六薄膜晶体管、第十七薄膜晶体管与第十八薄膜晶体管,其中,
所述第十二薄膜晶体管的源极与所述第一恒压负电平电源连接,其漏极与本级的级传
信号输出端连接,其栅极与第二节点连接;
所述第十三薄膜晶体管的源极与所述第一恒压负电平电源连接,其漏极与本级的级传
信号输出端连接,其栅极与第二节点连接;
所述第十四薄膜晶体管的源极与所述第二节点连接,其漏极与恒压高电平电源输入端
或本级的时钟信号输入端连接,其栅极分别与所述第十七薄膜晶体管的源极和所述第十六
薄膜晶体管的漏极连接;
所述第十五薄膜晶体管的漏极与所述第二节点连接,其源极与第二恒压负电平电源连
接,其栅极与所述第一节点连接;
所述第十六薄膜晶体管的源极与所述第二恒压负电平电源连接,其漏极与所述第十七
薄膜晶体管的源极连接,其栅极与所述第一节点连接;
所述第十七薄膜晶体管的漏极与所述第十四薄膜晶体管的漏极连接,其栅极与所述恒
压高电平电源输入端或本级的所述时钟信号输入端连接;
所述第十八薄膜晶体管的栅极与所述第二节点连接,其源极与所述第一恒压负电平电
源连接,其漏极与所述第一节点连接。
9.根据权利要求4所述的IGZO薄膜晶体管的GOA电路,其特征在于,所述自举电容的一
端连接所述第一节点,另一端连接本级的扫描驱动信号输出端。
10.一种显示装置,其特征在于,其包括权利要求1~9任一项所述的IGZO薄膜晶体管的
GOA电路。

说明书

一种IGZO薄膜晶体管的GOA电路及显示装置

【技术领域】

本发明涉及液晶面板技术领域,特别涉及一种IGZO薄膜晶体管的GOA电路及显示
装置。

【背景技术】

目前,一般采用在阵列基板上制备栅极驱动(Gate Driver On Array,GOA)技术制
备显示基板,GOA电路是指直接制备在阵列基板上的扫描线驱动电路。GOA电路包括多级依
次连接的移位寄存器,每个移位寄存器驱动一条扫描线,并为下一级移位寄存器提供开启
信号,从而GOA电路整体上可实现使扫描线逐行开启的目的。GOA技术相比传统工艺,不仅节
省了成本,同时由于可以省去栅极方向上的绑定工艺,对提升产能极为有利,并提高了液晶
显示面板的集成度。

通常,GOA电路主要由上拉部分(Pull-up part)、上拉控制部分(Pull-up control
part)、下传部分(Transfer part)、下拉部分(Pull-down part)、下拉维持电路部分(Pull-
down Holding part)、以及负责电位抬升的上升部分(Boost part)组成,上升部分一般由
一自举电容构成。上拉部?#31181;?#35201;负责将输入的时钟信号(Clock)输出至薄膜晶体管的栅极,
作为液晶显示器的驱动信号。上拉控制部?#31181;?#35201;负责控制上拉部分的打开,一般是由上级
GOA电路传递来的信号作用。下拉部?#31181;?#35201;负责在输出扫描信号后,快速地将扫描信号(亦
即薄膜晶体管的栅极的电位)拉低为低电平。下拉维持电路部分则主要负责将扫描信号和
上拉部分的信号保持在关闭状态(即设定的负电位)。上升部分则主要负责对上拉部分的电
位进行二次抬升,确保上拉部分的正常输出。IGZO材料具有较高的迁移?#21097;?#21644;良好的器件稳
定性。这些优点,可减少GOA电路的复杂程度。由于高迁移?#21097;珿OA中TFT的尺寸相对a-Si可以
做小,有利于窄边框显示器的制作。器件的稳定,可以减少用?#27425;?#23450;TFT的性能的电源和TFT
的个数,从而可以做相对简单的电路,并且?#26723;?#21151;耗。然而,由于IGZO-TFTVth(即晶体管的
阈值电压)容易为负值,会导致GOA电路失效。另外,IGZO-TFT对DC的正向偏压温度应力测试
(PBTS)非常敏感,长期的应力测试(Stress)会导致IGZO薄膜晶体管的阈值电压(Vth)正向
的移动非常?#29616;亍?#20174;而导致电路失效。

【发明内容】

本发明的目的在于提供一种IGZO薄膜晶体管的GOA电路及显示装置,以解决现有
技术中,IGZO薄膜晶体管的阈值电压容易为负值,导致GOA电路失效的问题。

本发明的技术方案如下:

一种IGZO薄膜晶体管的GOA电路,包括多个级联的GOA单元,设N为正整数,第N级所
述GOA单元包括:

一上拉控制单元,用于控制本级扫描线的扫描驱动信号处于高电平状态;

一上拉单元,用于拉升本级扫描线的扫描驱动信号;

一下拉单元,用于拉低本级扫描线的扫描驱动信号;

一下拉维持单元,用于生成本级扫描线的低电平的扫描驱动信号;

一下传单元,用于输出本级的级传信号;

一自举电容,用于生成本级扫描线的低电平或高电平的扫描驱动信号;

第一恒压负电平电源,用于提供第一恒压负电平信号;

第二恒压负电平电源,用于提供第二恒压负电平信号;

其中,所述第一恒压负电平电源分别与所述下拉维持单元和所述下拉单元连接,
所述第二恒压负电平电源与所述下拉维持单元连接。

优选地,所述第二恒压负电平电源输出电平的电位小于所述第一恒压负电平电源
输出电平的电位。

优选地,所述第一恒压负电平信号与所述第二恒压负电平信号的电位均小于所述
IGZO薄膜晶体管的阈值电位。

优选地,所述上拉控制单元包括第一薄膜晶体管、第二薄膜晶体管及第三薄膜晶
体管;其中,

所述第一薄膜晶体管的源极与第n-4级的级传信号输入端ST(n-4)或开启信号输
入端连接,其漏极分别与所述第二薄膜晶体管和所述第三薄膜晶体管的源极连接,其栅极
与所述第三薄膜晶体管的栅极连接;

所述第二薄膜晶体管的的漏极与本级的扫描驱动信号输出端连接,其栅极连接第
一节点;

所述第三薄膜晶体管的漏极与所述第一节点连接,其栅极输入与第n-4级的级传
信号输入端ST(n-4)或开启信号输入端连接。

优选地,所述下传单元包括第四薄膜晶体管,所述第四薄膜晶体管的源极输入本
级的时钟信号,其漏极与本级的级传信号输出端连接,其栅极与所述第一节点连接。

优选地,所述上拉单元包括第五薄膜晶体管,所述第五薄膜晶体管的源极输入本
级的时钟信号,其漏极与本级的扫描驱动信号输出端连接,其栅极与所述第一节点连接。

优选地,所述下拉单元包括第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、
第九薄膜晶体管、第十薄膜晶体管与第十一薄膜晶体管,其中,

所述第六薄膜晶体管的栅极与所述第一节点连接,其漏极与本级的扫描驱动信号
输出端连接,其源极分别与所述第七薄膜晶体管的源极和所述第八薄膜晶体管的漏极连
接;

所述第七薄膜晶体管的漏极与本级的扫描驱动信号输出端连接,其源极与所述第
八薄膜晶体管的漏极连接,其栅极与所述第八薄膜晶体管的栅极连接;

所述第八薄膜晶体管的源极与所述第一恒压负电平电源连接,其栅极与第N+4级
的扫描驱动信号输出端连接;

所述第九薄膜晶体管的漏极与所述第一节点连接,其源极与所述第十薄膜晶体管
的漏极连接,其栅极与所述第三薄膜晶体管的的栅极连接;

所述第十薄膜晶体管的栅极与第N+4级的扫描驱动信号输出端连接,其源极与所
述第一恒压负电平电源连接;

所述第十一薄膜晶体管的栅极与所述第一节点连接,其漏极与本级的扫描驱动信
号输出端连接,其源极与所述第十薄膜晶体管的漏极连接。

优选地,所述下拉维持单元包括第十二薄膜晶体管、第十三薄膜晶体管、第十四薄
膜晶体管、第十五薄膜晶体管、第十六薄膜晶体管、第十七薄膜晶体管与第十八薄膜晶体
管,其中,

所述第十二薄膜晶体管的源极与所述第一恒压负电平电源连接,其漏极与本级的
级传信号输出端连接,其栅极与第二节点连接;

所述第十三薄膜晶体管的源极与所述第一恒压负电平电源连接,其漏极与本级的
级传信号输出端连接,其栅极与第二节点连接;

所述第十四薄膜晶体管的源极与所述第二节点连接,其漏极与恒压高电平电源输
入端或本级的时钟信号输入端连接,其栅极分别与所述第十七薄膜晶体管的源极和所述第
十六薄膜晶体管的漏极连接;

所述第十五薄膜晶体管的漏极与所述第二节点连接,其源极与第二恒压负电平电
源连接,其栅极与所述第一节点连接;

所述第十六薄膜晶体管的源极与所述第二恒压负电平电源连接,其漏极与所述第
十七薄膜晶体管的源极连接,其栅极与所述第一节点连接;

所述第十七薄膜晶体管的漏极与所述第十四薄膜晶体管的漏极连接,其栅极与所
述恒压高电平电源输入端或本级的所述时钟信号输入端连接;

所述第十八薄膜晶体管的栅极与所述第二节点连接,其源极与所述第一恒压负电
平电源连接,其漏极与所述第一节点连接。

优选地,所述自举电容的一端连接所述第一节点,另一端连接本级的扫描驱动信
号输出端。

一种显示装置,其包括上述任一项所述的IGZO薄膜晶体管的GOA电路。

本发明的有益效果:

本发明的一种IGZO薄膜晶体管的GOA电路及显示装置,通过在GOA电路设置第一恒
压负电平电源和第二恒压负电平电源,并使所述第一恒压负电平电源分别与所述下拉维持
单元和所述下拉单元连接,所述第二恒压负电平电源与所述下拉维持单元连接,解决了
IGZO薄膜晶体管的阈值电压容易为负值,导致GOA电路失效的问题。

【附图说明】

图1为本发明实施例的一种IGZO薄膜晶体管的GOA电路的整体结构示意图;

图2为本发明实施例的一种IGZO薄膜晶体管的GOA电路的信号波形和电位的关系
示意图;

图3为本发明实施例的一种IGZO薄膜晶体管的GOA电路的以第32级GOA为例说明工
作原理的波形示意图。

【具体实施方式】

以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施
例。本发明所提到的方向用语,例如「上」、「下」、「前」、?#36127;蟆埂ⅰ?#24038;」、「右」、?#25913;凇埂ⅰ?#22806;」、「侧面」
等,仅是参考附加图式的方向。因此,使用的方向用语是用?#36816;?#26126;及理解本发明,而非用以
限制本发明。在图中,结构相似的单元是以相同标号表示。

实施例一

IGZO(IndiumGalliumZincOxide)为氧化铟镓锌的缩写,它是一种薄膜电晶体技
术,在TFT-LCD主动层之上打上的一层金属氧化物。IGZO材料具有较高的迁移?#21097;?#21644;良好的
器件稳定性。

请参考图1,图1为本实施例的一种IGZO薄膜晶体管的GOA电路的整体结构示意图。
从图1可以看到,本发明的一种IGZO薄膜晶体管的GOA电路,包括多个级联的GOA单元,设N为
正整数,第N级所述GOA单元包括:

一上拉控制单元100,用于控制本级扫描线的扫描驱动信号处于高电平状态。

一上拉单元200,用于拉升本级扫描线的扫描驱动信号。

一下拉单元500,用于拉低本级扫描线的扫描驱动信号。

一下拉维持单元400,用于生成本级扫描线的低电平的扫描驱动信号。

一下传单元300,用于输出本级的级传信号。

一自举电容Cb,用于生成本级扫描线的低电平或高电平的扫描驱动信号。

第一恒压负电平电源VSS1,用于提供第一恒压负电平信号,其为负的DC直流电源。

第二恒压负电平电源VSS2,用于提供第二恒压负电平信号,其为负的DC直流电源。

其中,所述第一恒压负电平电源VSS1分别与所述下拉维持单元400和所述下拉单
元500连接,所述第二恒压负电平电源VSS2与所述下拉维持单元400连接。

在本实施例中,所述第二恒压负电平电源VSS2输出电平的电位小于所述第一恒压
负电平电源VSS1输出电平的电位。

在本实施例中,所述第一恒压负电平信号与所述第二恒压负电平信号的电位均小
于所述IGZO薄膜晶体管的阈值电位。

在本实施例中,所述上拉控制单元100包括第一薄膜晶体管T1、第二薄膜晶体管T2
及第三薄膜晶体管T3;其中,

所述第一薄膜晶体管T1的源极与第n-4级的级传信号输入端ST(n-4)或开启信号
输入端STV连接,其漏极分别与所述第二薄膜晶体管T2和所述第三薄膜晶体管T3的源极连
接,其栅极与所述第三薄膜晶体管T3的栅极连接;

所述第二薄膜晶体管T2的的漏极与本级的扫描驱动信号输出端G(n)连接,其栅极
连接第一节点Q(n);

所述第三薄膜晶体管T3的漏极与所述第一节点Q(n)连接,其栅极输入与第n-4级
的级传信号输入端ST(n-4)或开启信号输入端STV连接。

在本实施例中,所述下传单元300包括第四薄膜晶体管T4,所述第四薄膜晶体管T4
的源极输入本级的时钟信号,其漏极与本级的级传信号输出端ST(n)连接,其栅极与所述第
一节点Q(n)连接。

在本实施例中,所述上拉单元200包括第五薄膜晶体管T5,所述第五薄膜晶体管T5
的源极输入本级的时钟信号,其漏极与本级的扫描驱动信号输出端G(n)连接,其栅极与所
述第一节点Q(n)连接。

在本实施例中,所述下拉单元500包括第六薄膜晶体管T6、第七薄膜晶体管T7、第
八薄膜晶体管T8、第九薄膜晶体管T9、第十薄膜晶体管T10与第十一薄膜晶体管T11,其中,

所述第六薄膜晶体管T6的栅极与所述第一节点Q(n)连接,其漏极与本级的扫描驱
动信号输出端G(n)连接,其源极分别与所述第七薄膜晶体管T7的源极和所述第八薄膜晶体
管T8的漏极连接;

所述第七薄膜晶体管T7的漏极与本级的扫描驱动信号输出端G(n)连接,其源极与
所述第八薄膜晶体管T8的漏极连接,其栅极与所述第八薄膜晶体管T8的栅极连接;

所述第八薄膜晶体管T8的源极与所述第一恒压负电平电源VSS1连接,其栅极与第
N+4级的扫描驱动信号输出端连接;

所述第九薄膜晶体管T9的漏极与所述第一节点Q(n)连接,其源极与所述第十薄膜
晶体管T10的漏极连接,其栅极与所述第三薄膜晶体管T3的的栅极连接;

所述第十薄膜晶体管T10的栅极与第N+4级的扫描驱动信号输出端连接,其源极与
所述第一恒压负电平电源VSS1连接;

所述第十一薄膜晶体管T11的栅极与所述第一节点Q(n)连接,其漏极与本级的扫
描驱动信号输出端G(n)连接,其源极与所述第十薄膜晶体管T10的漏极连接。

在本实施例中,所述下拉维持单元400包括第十二薄膜晶体管T12、第十三薄膜晶
体管T13、第十四薄膜晶体管T14、第十五薄膜晶体管T15、第十六薄膜晶体管T16、第十七薄
膜晶体管T17与第十八薄膜晶体管T18,其中,

所述第十二薄膜晶体管T12的源极与所述第一恒压负电平电源VSS1连接,其漏极
与本级的级传信号输出端ST(n)连接,其栅极与第二节点P(n)连接;

所述第十三薄膜晶体管T13的源极与所述第一恒压负电平电源VSS1连接,其漏极
与本级的级传信号输出端ST(n)连接,其栅极与第二节点P(n)连接;

所述第十四薄膜晶体管T14的源极与所述第二节点P(n)连接,其漏极与恒压高电
平电源输入端或本级的时钟信号输入端连接,其栅极分别与所述第十七薄膜晶体管T17的
源极和所述第十六薄膜晶体管T16的漏极连接;

所述第十五薄膜晶体管T15的漏极与所述第二节点P(n)连接,其源极与第二恒压
负电平电源VSS2连接,其栅极与所述第一节点Q(n)连接;

所述第十六薄膜晶体管T16的源极与所述第二恒压负电平电源VSS2连接,其漏极
与所述第十七薄膜晶体管T17的源极连接,其栅极与所述第一节点Q(n)连接;

所述第十七薄膜晶体管T17的漏极与所述第十四薄膜晶体管T14的漏极连接,其栅
极与所述恒压高电平电源输入端或本级的所述时钟信号输入端连接;

所述第十八薄膜晶体管T18的栅极与所述第二节点P(n)连接,其源极与所述第一
恒压负电平电源VSS1连接,其漏极与所述第一节点Q(n)连接。

在本实施例中,所述自举电容Cb的一端连接所述第一节点Q(n),另一端连接本级
的扫描驱动信号输出端G(n)。

请参考图2,图2为本实施例的一种IGZO薄膜晶体管的GOA电路的信号波形和电位
的关系示意图。本发明以8K4K显示为基础,进行专利介绍。本发明采用8个CK(时钟)信号,CK
信号和CK信号之间的重叠的时间取名叫做CDT,重叠的时间长度为3.75us。本发明的STV是
开始脉冲(start pulse)触发信号,每一帧有一个脉冲。脉宽为8*CDT,STV和CK之间的重叠
时间为CDT。

STV为高?#21040;?#27969;信号,每一帧出现一次,CK也为高?#21040;?#27969;信号。ST(N-4)连接前面第
四级的级传输出信号,例如,当前级为第10级,则ST(N)=ST(10),ST(N-4)=ST(6),其中,前
四级的第一薄膜晶体管T1和第二薄膜晶体管T2,跟STV相连。

下面对本发明的工作原理进行说明。

请参考图3,图3为本实施例的一种IGZO薄膜晶体管的GOA电路的以第32级GOA为例
说明工作原理的波形示意图。从图3可以看到:

当G(N)=G(32)时,ST(N-4)=ST(28),G(32)由CK8控制,当ST(28)为高电位的时
候,第一薄膜晶体管T1,第三薄膜晶体管T3打开,ST(28)高电位传入到第一节点Q(32),Q点
为高电位。同时,第五薄膜晶体管T5打开,此时,CK8是低电位,所以G(32)为低电位。同时,第
二节点P(32)为低电位,第十三薄膜晶体管T13,第十八薄膜晶体管T18,第十二薄膜晶体管
T12均关闭,第一恒压负电平电源VSS1的低电位不会影响第一节点G(N)的电位;

接着,ST(28)转为低电位,第一薄膜晶体管T1,第三薄膜晶体管T3关闭,此时,CK8
为高电位,G(32)输出高电位,第一节点Q(32)受到电容耦合效应,被抬升到更高的电位,第
二节点P(32)继续保持低电位。

需要说明的是,此时,一般的GOA电路,如果第一薄膜晶体管T1、第二薄膜晶体管
T2、第三薄膜晶体管T3、第九薄膜晶体管T9、第十薄膜晶体管T10和第十一薄膜晶体管T11的
阈值电压过负,第一节点Q(32)的高电位会漏掉,第五薄膜晶体管T5关闭,CK高电位输入不
到G(32),导致G(32)失效。或者第六薄膜晶体管T6、第七薄膜晶体管T7和第八薄膜晶体管T8
的阈值电压过负,G(32)的高电位被漏电,G(32)波形高电位拉下来,波形不能正常输出。本
发明的上拉控制单元100的第一薄膜晶体管T1、第二薄膜晶体管T2和第三薄膜晶体管T3,下
拉单元500的第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管
T9、第十薄膜晶体管T10和第十一薄膜晶体管T11,采用了三颗薄膜晶体管组成的结构,当这
个工作时间段时,第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第九薄膜晶
体管T9、第十薄膜晶体管T10和第十一薄膜晶体管T11的击穿电压?#23545;?#23567;于0,能够很好的防
止IGZO薄膜晶体管的阈值电压太负,保证G(N)波形的正常输出。

再接着,G(36)为高电位,第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管
T9和第十薄膜晶体管T10打开,第一节点Q(32),G(32)被拉到低电位。第二节点P(32)为高电
位,第九薄膜晶体管T9、第十薄膜晶体管T10和第十一薄膜晶体管T11、第十二薄膜晶体管
T12,第十三薄膜晶体管T13,第十八薄膜晶体管T18打开,第一节点Q(32),G(32)保持低电
位。

另外,当下拉维持单元400采用CK(n)为取代传统的VDD的直流电源,可以有效避免
第十四薄膜晶体管T14和第十七薄膜晶体管T17受到?#29616;?#30340;PBTS(Positive bias
temperature stress,正向偏压温度应力)测试影响,导致IGZO薄膜晶体管的阈值电压正向
移动非常?#29616;兀?#20174;而导致电路失效。

本发明的一种IGZO薄膜晶体管的GOA电路及显示装置,通过在GOA电路设置第一恒
压负电平电源VSS1和第二恒压负电平电源VSS2,并使所述第一恒压负电平电源VSS1分别与
所述下拉维持单元400和所述下拉单元500连接,所述第二恒压负电平电源VSS2与所述下拉
维持单元400连接,并且所述第一恒压负电平信号与所述第二恒压负电平信号的电位均小
于所述IGZO薄膜晶体管的阈值电位,解决了IGZO薄膜晶体管的阈值电压容易为负值,导致
GOA电路失效的问题。

实施例二

本实施例提供一种显示装置,该显示装置包括一实施例一所述的IGZO薄膜晶体管
的GOA电路,该IGZO薄膜晶体管的GOA电路已经在实施例一中进行了详细的说明,在此不再
重复论述。

综上所述,虽然本发明已以优选实施例揭?#24230;?#19978;,但上述优选实施例并非用以限
制本发明,本领域的普通技术人?#20445;?#22312;不脱离本发明的精神和?#27573;?#20869;,均可作各种更动与润
饰,因此本发明的保护?#27573;?#20197;权利要求界定的?#27573;?#20026;准。

关于本文
本文标题:一种IGZO薄膜晶体管的GOA电路及显示装置.pdf
链接地址:http://www.pqiex.tw/p-6079814.html
关于我们 - 网站声明 - 网?#38236;?#22270; - 资源地图 - 友情链接 - 网站客服 - 联系我们

[email protected] 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备17046363号-1 
 


收起
展开
平码五不中公式规律 彩票双色球走势图 刺激好玩的456棋牌 招商银行股票行情 下载买山东十一选五 开元棋牌官网 湖南幸运赛车近1000期 山东11选5任五最大遗漏 甘肃11选5计算方法软件 吉林11选5彩票走势图 9月14日上证指数