平码五不中公式规律
  • / 12
  • 下载费用:30 金币  

一种移位寄存器、GOA电路及其驱动方法、显示装置.pdf

关 键 ?#21097;?/dt>
一种 移位寄存器 GOA 电路 及其 驱动 方法 显示装置
  专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
摘要
申请专利号:

CN201710202517.2

申请日:

2017.03.30

公开号:

CN106683634A

公开日:

2017.05.17

当前法律状态:

授权

有效性:

有权

法?#19978;?#24773;: 授权|||实质审查的生效IPC(主分类):G09G 3/36申请日:20170330|||公开
IPC分类号: G09G3/36; G11C19/28 主分类号: G09G3/36
申请人: 京东方科技集团股份有限公司; 鄂尔多斯?#24615;词?#20809;电有限责任公司
发明人: 王继国
地址: 100015 ?#26412;?#24066;朝阳区酒仙桥路10号
优?#28909;ǎ?/td>
专利代理机构: ?#26412;?#22825;昊联?#29616;?#35782;产权代理有限公司 11112 代理人: 柴亮;张天舒
PDF完整版下载: PDF下载
法律状态
申请(专利)号:

CN201710202517.2

授权公告号:

||||||

法律状态公告日:

2019.01.22|||2017.06.09|||2017.05.17

法律状态类型:

授权|||实质审查的生效|||公开

摘要

本发明提供一种移位寄存器、GOA电路及其驱动方法、显示装置,属于显示技术领域,其可解决现有的GOA驱动电路的稳定性、低功耗等问题需要进一步提高的问题。本发明的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第二降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行栅线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布空间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪声能力,使得输出更加平稳;大大提高面板良?#30465;?#26412;发明的移位寄存器适用于各种显示装置。

权利要求书

1.一种移位寄存器,其特征在于,包括:多个输入模块,多个输出模块,与每个输入模块
对应的第一复位模块,第一降噪模块,第二降噪模块,以及第二复位模块;其中,
每个输入模块均连接上拉节点和与各自对应的信号输入端,用于在信号输入端所输入
的信号的控制下,?#36816;?#36848;上拉节点进行充电;
每个输出模块均连接所述上拉节点、与各自对应的信号输出端、与各自对应的第一时
钟控制信号端、以及与各自对应的第一复位模块,用于在所述上拉节点的电位的控制下,将
所述第一时钟控制信号端所输入的信号通过所述信号输出端进行输出;
每个第一复位模块连接下拉节点、低电平端、与各自对应的信号输出端,用于在下拉节
点的电位的控制下,通过低电平端所输入的信号将信号输出端的电位拉低;
所述第一降噪模块连接低电平端、下拉节点、上拉节点,用于在下拉节点的电位的控制
下,通过低电平端所输入的信号对上拉节点进行降噪;
所述第二降噪模块连接下拉节点、上拉节点、低电平端,以及各个信号输出端,用于在
各个信号输出端所输入的信号和所述上拉节点的电位的控制下,通过低电平端所输入的信
号对下拉节点进行降噪;
所述第二复位模块连接第四时?#26377;?#21495;输入端和下拉节点,用于在第四时?#26377;?#21495;输入端
所输入的信号控制下,控制下拉节点电位。
2.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器包括两个输入模
块,每个输入模块包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块对应
的信号输入端,所述第一晶体管的第二级连接上拉节点。
3.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器包括两个输出模
块,每个输出模块包括第二晶体管和第一电容;
所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连?#26377;?#21495;输出端,
所述第二晶体管的第一极连接第一时钟控制信号端,以及第一复位模块;
所述第一电容的第一端连接上拉节点,所述第一电容的第二端连?#26377;?#21495;输出端。
4.根据权利要求1所述的移位寄存器,其特征在于,所述第一复位模块包括第三晶体
管,所述第三晶体管的控制极连接下拉节点,第三晶体管的第一极连?#26377;?#21495;输出端;所述第
三晶体管的第二极连接低电平端。
5.根据权利要求1所述的移位寄存器,其特征在于,所述第一降噪模块包括第六晶体
管;
所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节点,所
述第六晶体管的第二极连接低电平端。
6.根据权利要求1所述的移位寄存器,其特征在于,所述第二复位模块包括第七晶体
管;
所述第七晶体管的控制极和第二极连接第四时?#26377;?#21495;输入端,所述第七晶体管的第二
极连接下拉节点。
7.根据权利要求1所述的移位寄存器,其特征在于,所述第二降噪模块包括第四晶体
管、第五晶体管和第三电容;
所述第四晶体管的控制极连?#26377;?#21495;输出端,所述第四晶体管的第一极连接下拉节点,
所述第四晶体管的第二极连接低电平端;
所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节点,所
述第五晶体管的第二极连接低电平端;
所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。
8.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器包括两个输入模
块,每个输入模块包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块对应
的信号输入端,所述第一晶体管的第二级连接上拉节点;
所述移位寄存器包括两个输出模块,每个输出模块包括第二晶体管和第一电容;
所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连?#26377;?#21495;输出端,
所述第二晶体管的第一极连接第一时钟控制信号端,以及第一复位模块;
所述第一电容的第一端连接上拉节点,所述第一电容的第二端连?#26377;?#21495;输出端;
所述第一复位模块包括第三晶体管,所述第三晶体管的控制极连接下拉节点,第三晶
体管的第一极连?#26377;?#21495;输出端;所述第三晶体管的第二极连接低电平端;
所述第一降噪模块包括第六晶体管;
所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节点,所
述第六晶体管的第二极连接低电平端;
所述第二复位模块包括第七晶体管;
所述第七晶体管的控制极和第二极连接第四时?#26377;?#21495;输入端,所述第七晶体管的第二
极连接下拉节点;
所述第二降噪模块包括第四晶体管、第五晶体管和第三电容;
所述第四晶体管的控制极连?#26377;?#21495;输出端,所述第四晶体管的第一极连接下拉节点,
所述第四晶体管的第二极连接低电平端;
所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节点,所
述第五晶体管的第二极连接低电平端;
所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。
9.一种GOA电路,包括多个级联的移位寄存器,其特征在于,所述移位寄存器为权利要
求1所述的移位寄存器。
10.一种权利要求9所述GOA电路的驱动方法,其特征在于,所述输入模块包括第一输入
模块,第二输入模块,所述输出模块包括第一输出模块,第二输出模块,所述方法包括:
在第一阶段,第一输入模块在第一信号输入端所输入的信号的控制下,?#36816;?#36848;上拉节
点进行充电;所述第二复位模块在第四时?#26377;?#21495;输入端所输入的信号控制下将下拉结点电
位拉低;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信号对下
拉节点进行降噪;第一信号输出端输出低电平信号;第二信号输出端输出低电平信号;
在第二阶段,所述第一输出模块在所述上拉节点的电位的控制下,将所述第一时钟控
制信号端所输入的信号通过第一信号输出端进行输出;所述第二降噪模块在第一信号输出
端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信
号输出端输出高电平信号;所述第二信号输出端输出低电平信号;
在第三阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第二时钟控制信
号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在第二信号输出端所
输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输
出端输出低电平信号;所述第二信号输出端输出高电平信号;
在第四阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第三时钟控制信
号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在上拉节点的电位的
控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出高电
平信号;所述第二信号输出端输出低电平信号;
在第五阶段,所述第二复位模块在第四时?#26377;?#21495;输入端所输入的信号的控制下,将下
拉结点电位拉高;所述第一复位模块在下拉节点的电位的控制下,通过低电平端所输入的
信号将第一信号输出端、第二信号输出端的电位拉低。
11.一种显示面板,其特征在于,包括权利要求1-8任一项所述的移位寄存器。
12.一种显示装置,其特征在于,包括权利要求11所述的显示面板。

说明书

一种移位寄存器、GOA电路及其驱动方法、显示装置

技术领域

本发明属于显示技术领域,具体涉及一种移位寄存器、GOA电路及其驱动方法、显
示装置。

背景技术

阵列基板行驱动(Gate Driver on Array,GOA)驱动电路是利用液晶显示器阵列
制程将行(Gate)扫描驱动信号电路制作在阵列基板上?#35789;?#29616;对像素单元的逐行驱动扫描。
GOA驱动电路不仅能够减少外接集成电路的?#38468;?#24037;序,提高集成度,还可以提升产能降低生
产成本,是中小尺寸液晶显示产品(例如?#21482;?的首选。

发明人发现现有技术中至少存在如下问题:近年来,随着LCD面板尺寸越来越大,
集成化程度越来越高,电路结构越来越复杂,降低功耗、增加?#20302;?#31283;定性方面的需求也随之
增加。现有技术中GOA驱动电路的稳定性、低功耗等问题需要进一步提高。

发明内容

本发明针对现有的GOA驱动电路的稳定性、低功耗等问题需要进一步提高的问题,
提供一种移位寄存器、GOA电路及其驱动方法、显示装置。

解决本发明技术问题所采用的技术方案是:

一种移位寄存器,包括:多个输入模块,多个输出模块,与每个输入模块对应的第
一复位模块,第一降噪模块,第二降噪模块,以及第二复位模块6;其中,

每个输入模块均连接上拉节点和与各自对应的信号输入端,用于在信号输入端所
输入的信号的控制下,?#36816;?#36848;上拉节点进行充电;

每个输出模块均连接所述上拉节点、与各自对应的信号输出端、与各自对应的第
一时钟控制信号端、以及与各自对应的第一复位模块,用于在所述上拉节点的电位的控制
下,将所述第一时钟控制信号端所输入的信号通过所述信号输出端进行输出;

每个第一复位模块连接下拉节点、低电平端、与各自对应的信号输出端,用于在下
拉节点的电位的控制下,通过低电平端所输入的信号将信号输出端的电位拉低;

所述第一降噪模块连接低电平端、下拉节点、上拉节点,用于在下拉节点的电位的
控制下,通过低电平端所输入的信号对上拉节点进行降噪;

所述第二降噪模块连接下拉节点、上拉节点、低电平端,以及各个信号输出端,用
于在各个信号输出端所输入的信号和所述上拉节点的电位的控制下,通过低电平端所输入
的信号对下拉节点进行降噪;

所述第二复位模块连接第四时?#26377;?#21495;输入端和下拉节点,用于在第四时?#26377;?#21495;输
入端所输入的信号控制下,控制下拉节点电位;

所述上拉节点为各个输入模块与各个输出模块之间的连接节点;下拉节点为第一
复位模块与第二降噪模块之间的连接节点。

优选的是,所述移位寄存器包括两个输入模块,每个输入模块包括第一晶体管,所
述第一晶体管的控制极和第一级连接输入模块对应的信号输入端,所述第一晶体管的第二
级连接上拉节点。

优选的是,所述移位寄存器包括两个输出模块,每个输出模块包括第二晶体管和
第一电容;

所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连?#26377;?#21495;输出
端,所述第二晶体管的第一极连接第一时钟控制信号端,以及第一复位模块;

所述第一电容的第一端连接上拉节点,所述第一电容的第二端连?#26377;?#21495;输出端。

优选的是,所述第一复位模块包括第三晶体管,所述第三晶体管的控制极连接下
拉节点,第三晶体管的第一极连?#26377;?#21495;输出端;所述第三晶体管的第二极连接低电平端。

优选的是,所述第一降噪模块包括第六晶体管;

所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节
点,所述第六晶体管的第二极连接低电平端。

优选的是,所述第二复位模块包括第七晶体管;

所述第七晶体管的控制极和第二极连接第四时?#26377;?#21495;输入端,所述第七晶体管的
第二极连接下拉节点。

优选的是,所述第二降噪模块包括第四晶体管、第五晶体管和第三电容;

所述第四晶体管的控制极连?#26377;?#21495;输出端,所述第四晶体管的第一极连接下拉节
点,所述第四晶体管的第二极连接低电平端;

所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节
点,所述第五晶体管的第二极连接低电平端;

所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。

本发明还提供一种GOA电路,包括多个级联的移位寄存器,所述移位寄存器为上述
的移位寄存器。

本发明还提供一种上述GOA电路的驱动方法,所述输入模块包括第一输入模块,第
二输入模块,所述输出模块包括第一输出模块,第二输出模块,所述方法包括:

在第一阶段,第一输入模块在第一信号输入端所输入的信号的控制下,?#36816;?#36848;上
拉节点进行充电;所述第二复位模块在第四时?#26377;?#21495;输入端所输入的信号的控制下将下拉
结点电位拉低;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信
号对下拉节点进行降噪;第一信号输出端输出低电平信号;第二信号输出端输出低电平信
号;

在第二阶段,所述第一输出模块在所述上拉节点的电位的控制下,将所述第一时
钟控制信号端所输入的信号通过第一信号输出端进行输出;所述第二降噪模块在第一信号
输出端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第
一信号输出端输出高电平信号;所述第二信号输出端输出低电平信号;

在第三阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第二时钟控
制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在第二信号输出
端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信
号输出端输出低电平信号;所述第二信号输出端输出高电平信号;

在第四阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第三时钟控
制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在上拉节点的电
位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出
高电平信号;所述第二信号输出端输出低电平信号;

在第五阶段,所述第二复位模块在第四时?#26377;?#21495;输入端所输入的信号的控制下,
将下拉结点电位拉高;所述第一复位模块在下拉节点的电位的控制下,通过低电平端所输
入的信号将第一信号输出端、第二信号输出端的电位拉低。

本发明还提供一种显示面板,包括上述的移位寄存器。

本发明还提供一种显示装置,包括上述的显示面板。

本发明的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第二
降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行栅
线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布空
间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪声
能力,使得输出更加平稳;大大提高面板良?#30465;?#26412;发明的移位寄存器适用于各种显示装置。

附图说明

图1为本发明的实施例1的移位寄存器的结构示意图;

图2为本发明的实施例2的移位寄存器的电路示意图;

图3为本发明的实施例3的GOA电路示意图;

图4为本发明的实施例3的GOA电路时序图;

其中,附图标记为:1、输入模块;2、输出模块;3、第一复位模块;4、第一降噪模块;
5、第二降噪模块;6、第二复位模块。

具体实施方式

为使本领域技术人?#22791;?#22909;地理解本发明的技术方案,下面结合附图和具体实施方
式对本发明作进一步详细描述。

实施例1:

本实施例提供一种移位寄存器,如图1所示,包括:多个输入模块1,多个输出模块
2,与每个输入模块1对应的第一复位模块3,第一降噪模块4,第二降噪模块5,以及第二复位
模块6。

其中,本实施例中以两个输入模块1,两个输出模块2进行说明,三个或者更多个输
入模块1、输出模块2的情况与本实施例类似。

每个输入模块1均连接上拉节点PU和与各自对应的信号输入端Input1、Input2,用
于在信号输入端所输入的信号的控制下,?#36816;?#36848;上拉节点PU进行充电;

每个输出模块2均连接所述上拉节点PU、与各自对应的信号输出端OUT1、OUT2、与
各自对应的第一时钟控制信号端CK1、CK2以及与各自对应的第一复位模块3,用于在所述上
拉节点PU的电位的控制下,将所述第一时钟控制信号端CK1、CK2所输入的信号通过所述信
号输出端OUT1、OUT2进行输出;

每个第一复位模块3连接下拉节点PD、低电平端VGL、与各自对应的信号输出端
OUT1、OUT2,用于在下拉节点PD的电位的控制下,通过低电平端VGL所输入的信号将信号输
出端OUT1、OUT2的电位拉低;

所述第一降噪模块4连接低电平端VGL、下拉节点PD、上拉节点PU,用于在下拉节点
PD的电位的控制下,通过低电平端VGL所输入的信号对上拉节点PU进行降噪;

所述第二降噪模块5连接下拉节点PD、上拉节点PU、低电平端VGL,以及各个信号输
出端OUT1、OUT2,用于在各个信号输出端OUT1、OUT2所输入的信号和所述上拉节点PU的电位
的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;

所述第二复位模块6连接第四时?#26377;?#21495;CK4输入端和下拉节点PD,用于在第四时钟
信号输入端CK4所输入的信号控制下,控制下拉节点PD电位;

所述上拉节点PU为各个输入模块1与各个输出模块2之间的连接节点;下拉节点PD
为第一复位模块3与第二降噪模块5之间的连接节点。

本实施例的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第
二降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行
栅线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布
空间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪
声能力,使得输出更加平稳;大大提高面板良?#30465;?br />

实施例2:

本实施例提供一种移位寄存器,如图2所示,包括:两个输入模块1,两个输出模块
2,与每个输入模块1对应的第一复位模块3,第一降噪模块4,第二降噪模块5,以及第二复位
模块6。

其中,图2中左上方的为第一个输入模块1,左?#36335;?#30340;为第二个输入模块1,中上部
为第一个输出模块2,右上方的为第二个输出模块2。

本实施例的移位寄存器中具有四个时钟控制信号端CK1、CK2、CK3、CK4,其中CK1、
CK2、CK3、CK4为?#26469;?#30456;差1/4个周期的时?#26377;?#21495;。

每个输入模块1包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模
块1对应的信号输入端Input1,所述第一晶体管的第二级连接上拉节点PU。

具体的,图2中的M1、M11均为第一晶体管,M11为第一个输入模块1的第一晶体管,
M1为第二个输入模块1的第一晶体管。

优选的是,每个输出模块2包括第二晶体管和第一电容;

具体的,图2中的M2、M9均为第二晶体管,M2为第一个输出模块2的第二晶体管,M9
为第二个输出模块2的第二晶体管。图2中的C1、C2均为第一电容,C1为第一个输出模块2的
第一电容,C2为第二个输出模块2的第一电容。

所述第二晶体管的控制极连接PU节点;所述第二晶体管的第二极连?#26377;?#21495;输出
端,所述第二晶体管的第一极连接第一时钟控制信号端CK1,以及第一复位模块3;

具体的,M2连接Out1,M9连接Out2。

所述第一电容C1、C2的第一端连接PU节点,所述第一电容的第二端连?#26377;?#21495;输出
端。

优选的是,所述第一复位模块3包括第三晶体管,所述第三晶体管的控制极连接下
拉节点PD,第三晶体管的第一极连?#26377;?#21495;输出端;所述第三晶体管的第二极连接低电平端。

具体的,M3、M8均为第三晶体管,M3对应第一个输出模块2,其作为第一个输出模块
2的第一复位模块3,M8对应第二个输出模块2,其作为第二个输出模块2的第一复位模块3。
M3连接Out1,M8连接Out2。

优选的是,所述第一降噪模块4包括第六晶体管M6;

所述第六晶体管的控制极连接下拉节点PD,所述第六晶体管的第一极连接上拉节
点PU,所述第六晶体管的第二极连接低电平端VGL。

优选的是,所述第二复位模块包括第七晶体管;

所述第七晶体管的控制极和第二极连接第四时?#26377;?#21495;输入端CK4,所述第七晶体
管的第二极连接下拉节点PD。

优选的是,所述第二降噪模块5包括第四晶体管(M4和M10)、第五晶体管M5和第三
电容C3;

所述第四晶体管的控制极连?#26377;?#21495;输出端,所述第四晶体管的第一极连接下拉节
点PD,所述第四晶体管的第二极连接低电平端VGL;

具体的,M4与M10均为第四晶体管,M4连接Out1,M10连接Out2。

所述第五晶体管M5的控制极连接上拉节点PU,所述第五晶体管M5的第一极连接下
拉节点PD,所述第五晶体管M5的第二极连接低电平端VGL;

所述第三电容C3的第一端连接下拉节点PD,所述第三电容的第二端连接低电平端
VGL。

实施例3:

本实施例提供一种GOA电路,包括多个级联的上述实施例的移位寄存器。

GOA级联见图3,奇数级的移位寄存器,如1级移位寄存器由CK1、CK2、CK4时钟控制
信号端控制;偶数级的移位寄存器,如2级移位寄存器由CK3、CK4、CK2时钟控制信号端控制;
依此类推。图2中Input1为上级的输出信号N-1,Input2为下级输出的信号N+2。Out1为本级
第一输出信号N,Out2为本级第二输出信号N+1。

本实施例还提供一种上述GOA电路的驱动方法,参见图4,所述方法包括:

在第一阶段t1,第一个输入模块1在第一信号输入端Input1所输入的信号的控制
下,?#36816;?#36848;上拉节点PU进行充电;所述第二复位模块6在第四时?#26377;?#21495;输入端CK4所输入的
信号的控制下将下拉结点电位拉低;所述第二降噪模块5在上拉节点PU的电位的控制下,通
过低电平端VGL所输入的信号对下拉节点PD进行降噪;所述第一输出模块2输出低电平信
号;

也就是说,该阶段Input1(N-1)为高电平,CK1、CK2、CK3为低电平,CK4为高电平,
M11打开,Input1(N-1)通过M11,给C1充电,同?#22791;鳦2充电;PU→变为高电平→M5打开→C3开
始放电,PD被拉为低电平。M2打开,CK1与Out1(N)联通,Out1(N)保持低电平;M9打开,CK2与
Out2(N+1)联通,Out2(N+1)保持低电平。

在第二阶段t2,所述第一输出模块2在所述上拉节点PU的电位的控制下,将所述第
一时钟控制信号端CK1所输入的信号通过第一信号输出端Out1进行输出;所述第二降噪模
块5在第一信号输出端Out1所输入的信号的控制下,通过低电平端VGL所输入的信号对下拉
节点PD进行降噪;

也就是说,该阶段Input(N-1)变为低电平,CK1变为高电平,CK2、CK3、CK4为低电
平,M11关闭,其中,C1、C2电容有效得保证了PU的高电位和自举;Out1(N)随CK1变化,变为高
电平,Out2(N+1)保持低电平;Out1(N)通过M4反馈,增加输出稳定性。

在第三阶段t3,所述第二输出模块2在所述上拉节点PU的电位的控制下,将所述第
二时钟控制信号端CK2所输入的信号通过第二信号输出端Out2进行输出;所述第二降噪模
块5在第二信号输出端Out2所输入的信号的控制下,通过低电平端VGL所输入的信号对下拉
节点PD进行降噪;

也就是说,该阶段CK1变为低电平,CK2变为高电平,CK3、CK4为低电平,Out1(N)随
CK1变化,变为低电平,Out2(N+1)随CK2变化,变为高电平;Out2(N+1)通过M10反馈,增加输
出稳定性。

在第四阶段t4,所述第二输出模块2在所述上拉节点PU的电位的控制下,将所述第
三时钟控制信号端CK3所输入的信号通过第二信号输出端Out2进行输出;所述第二降噪模
块5在上拉节点PU的电位的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降
噪;

也就是说,该阶段CK1为低电平,CK2为低电平,CK3为高电平,CK4为低电平,Input2
(N+2)为高电平,M1打开,Input2(N+12)通过M1,继续给C1、C2充电;PU→继续维持高电平→
M5继续保持打开,确保PD继续被拉为低电平。

在第五阶段t5,所述第二复位模块6在第四时?#26377;?#21495;输入端CK4所输入的信号的控
制下,将下拉结点电位拉高;所述第一复位模块3在下拉节点PD的电位的控制下,通过低电
平端VGL所输入的信号将第一信号输出端Out1、第二信号输出端Out2的电位拉低。

也就是说,该阶段Input2(N+2)变为低电平,CK1,CK2,CK3为低电平,CK4为高电平,
M1关闭,M7打开,CK4通过M7,继续给C3充电;PD→变为高电平→M6打开→C1、C2通过M6放电,
PU被拉为低电平→M2、M9关闭,M3、M8打开,确保Out1(N)和Out2(N+1)继续输出低电平。

实施例4:

本实施例提供一种显示面板,包括上述实施例的移位寄存器。

实施例5:

本实施例提供了一种显示装置,其包括上述?#25105;?#19968;种显示面板。所述显示装置可
以为:液晶显示面板、电子纸、?#21482;?#24179;板电脑、电视机、显示器、笔记本电脑、数码相框、导航
仪等任何具有显示功能的产品或部件。

显然,上述各实施例的具体实施方式还可进行许多变化;例如:上述实施例中举例
说明了两个输出模块的情况,三个或者更多个输出模块的情况与上述实施例的实施方式类
似。

可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施
方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精
神和实质的情况下,可以做出各种变型?#36879;?#36827;,这些变型?#36879;?#36827;也视为本发明的保护?#27573;А?br />

关于本文
本文标题:一种移位寄存器、GOA电路及其驱动方法、显示装置.pdf
链接地址:http://www.pqiex.tw/p-6079840.html
关于我们 - 网站声明 - 网?#38236;?#22270; - 资源地图 - 友情链接 - 网站客服 - 联系我们

[email protected] 2017-2018 zhuanlichaxun.net网站版权所有
经营许可证编号:粤ICP备17046363号-1 
 


收起
展开
平码五不中公式规律 内蒙快3助手下载 河南快3开奖结果 开奖历 荣盛2国际 快乐十分加奖 秒速时时 有个叫艾丽丝恐怖游戏 ag俱乐部刺激战场 网络21点游戏下载 大乐透与双色球 捕鱼赢一元可提现